# PONTIFÍCIA UNIVERSIDADE CATÓLICA DE MINAS GERAIS

Instituto de Ciências Exatas e de Informática

Julia Veloso Dias<sup>1</sup>

#### Resumo

O principal objetivo que hoje a computação busca é o melhor desempenho em seus programas e assim como todos os métodos computacionais, os PLDs (Programmable Logic Device) que tem sua funcionalidade para automação industrial, visam encontrar o menor custo para grandes produções e por isso é interessante aplicar a lógica programável nesse contexto, essa qual permite que qualquer circuito binacional seja descrito em uma soma com vários mintermos, estes os produtos entre as variáveis da tabela-verdade. O artigo procura explicar todos os termos que foram direcionados para identificação no enunciado da atividade prática, estes baseados na soma de produtos (SDP), baseado em outros artigos propostos além de um que está a escolha do aluno.

Palavras-chave: Dispositivos Lógicos Programavéis.

<sup>&</sup>lt;sup>1</sup>Aluno do Programa de Graduação em Ciência da Computação, Brasil – julia.dias@pucminas.br.

#### **Abstract**

The main objective that computing today seeks is the best performance in its programs and, like all computational methods, PLDs (Programmable Logic Device) that have their functionality for industrial automation, aim to find the lowest cost for large productions and that is why it is It is interesting to apply programmable logic in this context, which allows any binational circuit to be described in a sum with several minterms, these being the products between the variables of the truth table. The article seeks to explain all the terms that were directed to identification in the practical activity statement, these based on the sum of products (SDP), based on other proposed articles in addition to one that is the student's choice.

**Keywords:** Programmable Logic Devices.

# 1 DISPOSITIVOS LÓGICOS PROGRAMÁVEIS

São diversas as tecnologias utilizadas nas construções de circuitos porém os termos que aqui tratados foram antecipadamente especificados e atenderão fielmente ao enunciado proposto.

#### 1.1 ASICs

São caratecterizados especialmente por requerir de um processo especial de fabricação, dando a este um alto custo de projeto e longa implementação, quando utilizado em grandes projetos, procura-se fazer uma divisão de testes para tentar melhorar o desempenho.

# **1.2 ASSP**

Não foi encontrado o conceito.

#### **1.3 SPLD**

É um circuto que menos tem custo e possui um desempenho diante os outros. Composto principalmente por portas AND/OR (simples) e pode ter ou não flip-flops na saída.

### **1.4 CPLD**

CPLDs são dispositivos programáveis e reprográmaveis pelo usuário, com alto desempenho, baixo custo e alta capacidade de integração.

#### 1.5 SOC

Não foi encontrado o conceito.

#### **1.6 FPGA**

Os FPGAs não possuem planos de port OR/AND, usam na verdade grande arranjo de célula configurável que são implementadas em funções lógicas. Tem como principais recursos:

blocos lógicos, blocos de entrada e saída e chaves de interconexão.

#### **2 DIFERENCIAR**

#### **2.1 PROM**

São memórias de apenas leitura, porém após a evolução das máquinas, esta permite a programação de usuários.

Tabela 1 - Tabela verdade do decodificador (PROM 8X2)

| X | Y | Z | EXIT 1 | EXIT 2 |
|---|---|---|--------|--------|
| 0 | 0 | 0 | 0      | 1      |
| 1 | 0 | 0 | 1      | 1      |
| 0 | 1 | 0 | 1      | 0      |
| 1 | 1 | 0 | 0      | 0      |
| 0 | 0 | 1 | 0      | 1      |
| 1 | 0 | 1 | 0      | 1      |
| 0 | 1 | 1 | 1      | 0      |
| 1 | 1 | 1 | 1      | 1      |

Fonte: "DISPOSITIVOS LÓGICOS PROGRAMÁVEIS". Profa. Luiza Maria Romeiro Codá. Departamento de Engenharia Elétrica e de Computação. Acessado em 27/03/2022

#### **2.2 PLA**

Um PLA (*Programmable Logic Array*) um conjunto de arranjos de AND e OR, onde ambos são programáveis e por isso possui um desempenho bom em somo da produtos pois possuem muitas portas.

4.

#### **2.3 PAL**

Corresponde a uma matriz lógica programável, é uma forma simplificada da PLA, sendo apenas as portas AND programavél, a matriz OR é fixa.

4.





Fonte: Profa. Luiza Maria Romeiro Codá "DISPOSITIVOS LÓGICOS PROGRAMÁVEIS"

Figura 2 – PAL de quatro entradas programadas

figuras/PAL.png

Fonte: Profa. Luiza Maria Romeiro Codá "DISPOSITIVOS LÓGICOS PROGRAMÁVEIS"

# 3 COMPARAÇÃO E DIFERENCIAÇÃO

#### **3.1 CPLD**

São caratecterizados especialmente por requerir de um processo especial de fabricação, dando a este um alto custo de projeto e longa implementação, quando utilizado em grandes projetos, procura-se fazer uma divisão de testes para tentar melhorar o desempenho.

4.

Figura 3 – Estrutura interna do MAX 7000TM



Fonte: Relatório Técnico no.005 de 2002, da área de informática do DCCE ??)

# **3.2 FPGA**

São caratecterizados especialmente por requerir de um processo especial de fabricação, dando a este um alto custo de projeto e longa implementação, quando utilizado em grandes projetos, procura-se fazer uma divisão de testes para tentar melhorar o desempenho.

4.

Figura 4 - Configuração interna de uma FPGA

figuras/FPGA.png

Fonte: Relatório Técnico no.005 de 2002, da área de informática do DCCE

# 4 REFERÊNCIAS

O.A.C.Macedo; P.B.Alves; N.Marranghello. DISPOSITIVOS LÓGICOS PROGRA-MÁVEIS. UNIVERSIDADE ESTADUAL PAULISTA, nov. 2002.

FREITAS, Tiago Tobias; PASQUALIANOTO, Thiago Luiz; LEÃO, Juliano Carlos Leão.10 CPLD (Dispositivo Complexo de Lógica Programação aplicado em automação industrial. Feira SENAI Paulista de Inovação Tecnológica - INOVASENAI, 2005.

CODÁ, Luiza Maria Romeiro. DISPOSITIVOS LÓGICOS PROGRAMÁVEIS. Departamento de Engenharia Elétrica e de Computação.